Advertentie
En dat wellicht zonder prijsstijgingen en hetzelfde energieverbruik als nu!
Sinds de introductie van 3D NAND ongeveer tien jaar geleden is de opslagcapaciteit van solid-state drives (SSD's) snel toegenomen, terwijl de prijs per GB gestaag daalt. Dit is de reden waarom de overgrote meerderheid pc's tegenwoordig SSD's gebruikt. IEEE voorspelt dat deze trend in de komende jaren zal doorzetten, waardoor de opslagcapaciteit van SSD's tegen 2029 minstens zal verviervoudigen.
De reden waarom 3D NAND de capaciteit verhoogt, is veelzijdig. Enerzijds is het aantal actieve NAND-lagen in de loop der jaren toegenomen, en anderzijds is het aantal bits dat per NAND-geheugencel wordt opgeslagen toegenomen van twee naar drie (triple-level cell, TLC) en vier (quad-level cell, QLC). Dit alles om de kost per TB te verlagen.
Momenteel zijn er als 2TB QLC NAND-SSD's beschikbaar. IEEE's roadmap wijst op de komst van 4TB 3D NAND-apparaten in 2027, wat de capaciteit voor SSD's zal verdubbelen. Vervolgens wordt verwacht dat de capaciteit tegen 2029 verviervoudigt naarmate de industrie overstapt op 8TB NAND-SSD's. En dat voor hetzelfde kostenplaatje als nu.
De interessante boodschap is toch wel dat we in 2029 mogen rekenen op 8TB SSD's voor een prijsje van rond de €100. Dat is zeker niet slecht (zolang overstromingen geen roet in het eten gooien).
Wat betreft het aantal actieve lagen zitten we momenteel tussen de 200 en 300 NAND-lagen, afhankelijk van de fabrikant, maar IEEE voorspelt meer dan 500 lagen in 2027. Bedrijven zoals Samsung en SK hynix voorspelden zelfs meer dan 1000 lagen, hoewel het gerenommeerde instituut heeft besloten hier geen voorspelling over te doen.
In tegenstelling tot voorspellingen over de evolutie van harde schijven, is de nieuwe IEEE International Roadmap for Devices and Systems Mass Data Storage-roadmap vaag over wat moet worden bereikt met betrekking tot opslagdichtheid en het aantal actieve NAND-lagen.
De IEEE verwijst zelfs niet naar QLC als QLC; ze noemen het TLC+, wat mogelijk duidt op toekomstige ontwikkelingen die zelfs verder gaan dan QLC (4-level charge), mogelijk richting een 5-level charge PLC (penta level cell).
"De weg naar het blijven verhogen van de dichtheid per die en het verlagen van de kosten per bit zal bestaan uit het minimaliseren van de groei in het aantal lagen, het verhogen van de dichtheid van geheugencellen per laag (het verhogen van de oppervlaktedichtheid per laag), het verkleinen van de grootte van de gaten waar de geheugencellen worden geproduceerd, het verhogen van het aantal bits dat per transistor wordt opgeslagen [van TLC naar QLC naar PLC], en het behouden van een uniforme hoge aspectverhouding voor elk geheugengat. Dit zijn ontwerp- en productie-uitdagingen die moeten worden opgelost om de hoge productieopbrengsten te handhaven die nodig zijn voor winstgevende fabricage."